MSB New HDMI I2S Input module (Universal I2S)


MSB
から
New HDMI I2S Input module
登場

Universal I2S
(FPGAのカスタマイズでどんなメーカーのI2Sにも対応可能)
仕様
・PS Audio トランスポート用に SACD 再生をサポートするように既に設定済
・Antipodes とも連携予定
・Discrete DAC、Premier DAC、Reference DAC、Select DAC、Cascade DAC、および Sentinel DAC と互換性

モジュールには FPGA が組み込まれているため、I2S 信号をソースごとにカスタマイズできます。多くのソースは同じ I2S プロトコルを持っていないため、専用入力に比べてかなり汎用的であるはずです。

私が特定した I2S の主な問題は 2 つあります。それは、絶縁のための規定がネイティブに含まれておらず、標準実装がないことです。基本的に何でもありです。さまざまなケーブル ピン配置、反転信号、サンプル レートの非互換性、フォーマットの非互換性、チャンネルの反転、一貫性のない実装フラグなどを確認しました。当社の入力実装は、絶縁バリアと極めて高い柔軟性を備えています。絶縁により I2S インターフェイスのパフォーマンスが劇的に向上し、トランス絶縁 S/PDIF に近いですが、完全に同じではありません。2 つ目の問題は、DAC のメニューからアクセスできる各製品の個別に検証された設定で解決されます。これまでテストした製品は、一貫性がないため (互換性を主張している場合でも)、サポートされる機能セットがそれぞれわずかに異なります。当社は、各実装がサポートできる可能な限り最大のセットを実現するために懸命に取り組んでいます。1 つの欠点は、サポートされる各インプラントを個別に物理的に測定、プログラム、検証する必要があることです。 新しく追加された製品をサポートするには、DAC マイクロのアップデートが必要になります。インターフェイスのサポート範囲は、PCM、44.1Khz ~ 768Khz、および自動、通信、フラグベースのフォーマット検出による最大 8x DSD です。ピン配置、極性、フラグ、通信プロトコルはすべてサポートされています。差動 LVDS (または CML または PECL) を使用する HDMI コネクタ上の I2S インターフェイスのみがサポートされています。3.3V または 5V のシングルエンド I2S 信号はサポートされていません。

The module will include an FPGA so the I2S signal can be customized on a source by source basis. Many sources do not have the same I2S protocol, so this should be pretty universal compared to a dedicated input. Fully isolated high quality HDMI connection, you can see a very robust isolation design that should hold up to heavy duty audiophile cables.

It will already be setup for the PS Audio transport to support SACD playback. We will also being working with Antipodes as well. Let us know if there are any sources you would like to see supported so we can start looking into them. Future sources will be a simple code update to have enabled.

This module will be compatible with the Discrete DAC, Premier DAC, Reference DAC, Select DAC, Cascade DAC, and the Sentinel DAC.

The two main problems with I2S that I have identified are that it doesn’t natively include any provision for isolation, and there is no standard implementation. It’s basically anything goes. We have seen varying cable pinouts, inverted signals, sample rate incompatibility, format incompatibility, reversed channels and inconsistently implemented flags. Our input implementation features an isolation barrier and extreme flexibility. The isolation, which dramatically increases the I2S interface performance, is close to, but does not quite equal, transformer isolated S/PDIF. The second problem is solved with individually verified settings for each product accessible from the menu on the DAC. The products we have tested so far will each have slightly different supported feature sets due to inconsistency (even when they claim compatibility). We are working hard to enable the largest set possible that each implementation can support. One drawback is that we will probably require each supported implantation to be individually physically measured, programmed and verified. DAC micro updates will be required to support newly added products. The scope of interface support is, PCM, 44.1Khz to 768Khz, and up to 8x DSD with auto, communication and flag based format detection. Any pinout, polarity, flags and communication protocol is supported. Only an I2S interface on an HDMI connector using differential LVDS (or CML or PECL) is supported. Single ended I2S signals, either 3.3V or 5V is not supported.


PAGE TOP